آخرین مشاهده: 19 آذر، 1402 10:02 ب.ظ
سلام، در صورتی که از قید پریود استفاده کرده باشید، ماکزیمم فرکانس کلاک قابل اعمال به مدار را میتوانید در انتهای گزارش post PAR static timing report ...
سلام، ممنون از اطلاعاتی که در این بخش قرار دادید. موفق باشید.
سلام، ممنون از شما. در فایل UCF شما میتوانید مقاومتهای pull up یا pull down درون FPGA را فعال کنید و همچنین در همین فایل میتوانید استانداردهای IO...
سلام، بله وجود دارد. بردهای آماده هم برای نیازمندی شما وجود دارند. موفق باشید.
سلام، استفاده از عملگر جمع در حالت معمول باعث پیادهسازی آن به کمک LUTها میشود. در مورد ضرب، پیادهسازی به کمک DSP48 انجام میشود. قیدهایی وجود دار...
سلام، بله. همین طور که نوشتید باید مقداردهی اولیه کنید. موفق باشید.
سلام، برای این مساله نیاز به شمارنده و ضرب کننده نیست. اگر میخواهید دو به توان n را محاسبه کنید، کافی است بیت nام یک سیگنال را برابر با یک قرار دهید...
سلام، لیست کامل تمام محصولات این شرکتها درون سایت آنها در بخش Products وجود دارد. مثلا برای مشاهده اعضای خانواده Virtex UltraScale از شرکت Xilinx م...
سلام، هر کدام از دو فلشی را که اشاره کردید اگر انتخاب کنید مشکلی از پروگرام کردن فلش ایجاد نمی کند. در دی وی دی برد، یک فایل mcs وجود دارد برای پروگ...
سلام، منابع سختافزاری درون FPGA مثل بافرها و ... در قالب primitive قابل استفاده مستقیم در کد هستند. داکیومنتی که باید خوانده شود، دیتاشیت family ov...
سلام، همانطور که خودتان هم اشاره کردید، موضوع دوره پردازش سیگنال با FPGA پیادهسازی الگوریتمهای پردازش سیگنال به کمک FPGA است. یعنی ما فرض میکنیم ی...
سلام، متاسفانه هر نسخه از نرمافزار متلب با نرمافزار ISE قابل ارتباط نیست. ما نسخه ۲۰۱۲b را امتحان کردیم و کار میکند. موفق باشید.
سلام، سیگنال با نوغ std_logic تکبیتی است و امکان انجام عملیات حسابی با آن وجود ندارد. تمام پورتهای برداری IPها از نوع std_logic_vector هستند و برا...
سلام، عبارت دوم صحیح است. موفق باشید.
سلام، در مورد Verilog مطمئن نیستم اما در VHDL همین که شما نوع یک سیگنال را signed تعریف کنید، محاسبات روی آن سیگنال اعم از جمع و ضرب به صورت علامتدار...