انجمن گفتگوی فراد اندیش

Admin
Estimable Member
عضو شده: 3 اسفند، 1393 7:50 ب.ظ
آخرین مشاهده: 12 آذر، 1404 2:26 ب.ظ
موضوعات: 0 / پاسخ‌: 111
پاسخ
پاسخ: متلب و ise

سلام، متاسفانه هر نسخه از نرم‌افزار متلب با نرم‌افزار ISE قابل ارتباط نیست. ما نسخه ۲۰۱۲b را امتحان کردیم و کار می‌کند. موفق باشید.

8 سال قبل
تالار گفتمان
پاسخ
پاسخ: نوع داده ها

سلام، سیگنال با نوغ std_logic تک‌بیتی است و امکان انجام عملیات حسابی با آن وجود ندارد. تمام پورت‌های برداری IPها از نوع std_logic_vector هستند و برا...

8 سال قبل
پاسخ
پاسخ: نوع داده ها

سلام، عبارت دوم صحیح است. موفق باشید.

8 سال قبل
پاسخ
پاسخ: نمایش اعداد اعشاری در FPGA

سلام، در مورد Verilog مطمئن نیستم اما در VHDL همین که شما نوع یک سیگنال را signed تعریف کنید، محاسبات روی آن سیگنال اعم از جمع و ضرب به صورت علامتدار...

8 سال قبل
پاسخ
پاسخ: فیلترFIR .IIR

سلام، منظور بحثی که در آن دیتاشیت وجود دارد این است که شما پیاده‌سازی را به نحوی انجام دهید که محاسبات ضرب و جمع پشت سر هم، به کمک یک بلوک DSP48 پیاد...

8 سال قبل
پاسخ
پاسخ: سنسور دما ds18b20

سلام، با مطالعه دقیق دیتاشیت، خصوصا بخش ارتباط ۱-wire پاسخ این سوالات به راحتی قابل دستیابی است. موفق باشید.

8 سال قبل
پاسخ
پاسخ: نمایش اعداد اعشاری در FPGA

سلام، ساده‌ترین راه این هست که به تعداد لازم، بیت از سمت راست حاصلضرب حذف کنید. در مورد سوال دومتون، نقطه کسری در نمایش ممیز ثابت در ذهن پیاده‌ساز ا...

8 سال قبل
پاسخ
پاسخ: rs232

سلام، ممنون. سال نوی شما هم مبارک. بله به این تراشه یا مشابه آن حتما نیاز دارید. موفق باشید.

8 سال قبل
پاسخ
پاسخ: عدم درک متنی در مورد Verilog

سلام، حالت unknown و high impedance به همراه حالت صفر و یک، چهار حالت تشکیل دهنده این نوع هستند. وقتی آن را به نوع دو حالتی که در متن آمده تغییر دهید...

8 سال قبل
پاسخ
پاسخ: نوع داده ها

سلام، انواع اصلی که در پیاده‌سازی استفاده می‌شوند، این موارد هستند: std_logic std_logic_vector unsigned signed موفق باشید

8 سال قبل
پاسخ
پاسخ: پردازش تصویر

سلام، برای انتقال این مقادیر از طریق ارتباط RS232 باید ابتدا این پروتکل را در FPGA پیاده‌سازی کنید. برای اطلاع از نحوه انجام این کار و دسترسی به کد کا...

8 سال قبل
پاسخ
پاسخ: fixed point in verilog

سلام، پیاده‌سازی محاسبات اعشاری در FPGA فراتر از موضوع زبان مورد استفاده است. پیشنهاد می‌کنم برای آشنایی با این موضوع، برنامه ویدئویی زیر را ببینید: ...

8 سال قبل
پاسخ
پاسخ: تست بنچ فیلتر

سلام، یک روش برای انجام این کار این هست که ورودی مورد نظرتون رو در متلب تولید کنید و سپس در تست‌بنچ به کدتون اعمال کنید. موفق باشید.

8 سال قبل
پاسخ
پاسخ: نمایش اعداد اعشاری در FPGA

سلام، مقادیری که در فایل وجود دارند نباید اعشاری باشند و قبلا شما باید آنها را بر مبنای تعداد بیت کسری لازم در عددی ضرب کرده و روند کرده باشید. یعنی ح...

8 سال قبل
پاسخ
پاسخ: فیلترFIR .IIR

سلام، با توجه به اینکه به تمام مقادیر تاخیر یافته در هر کلاک نیاز دارید، همین روش مناسب است. به کمک ساختار for loop شما مقدار کدنویسی را کاهش می‌دهید ...

8 سال قبل
صفحه 4 / 8
>