نوشته‌ها

چرا هرگز از متغیر در زبان VHDL استفاده نمی‌کنم؟

آیا تا به حال از variable یا متغیر در زبان VHDL استفاده کرده‌اید؟

تفاوت استفاده از signal و متغیر در زبان VHDL چیست؟

وقتی کد شما در FPGA پیاده‌سازی می‎‌شود، تحقق دیجیتالی سیگنال و متغیر چیست؟

در چه مواردی باید از سیگنال و چه زمانی از متغیر استفاده کنیم؟

اینها سوالاتی است که در این برنامه ویدئویی به آنها پاسخ می‌دهم.

ادامه مطلب …

پرطرفدارترین آموزش‌های رایگان فراد اندیش و ترتیب استفاده از آنها

در بخش آموزش‌های رایگان فراد اندیش (مقالات و ویدئوها)، تا کنون بیش از ۳۵ ویدئو و بیش از ۱۵ مقاله آموزشی به صورت رایگان منتشر شده است.

این یعنی شما برای شروع یادگیری مهارت پیاده‌سازی سیستم‌های دیجیتال با FPGA، بیش از ۵۰ برنامه آموزشی بسیار با کیفیت در اختیار دارید و می‌توانید به کمک آنها با این تکنولوژی پرکاربرد و جذاب آشنا شوید.

اما مساله‌ای که برای بسیاری از مخاطبان این بخش در برخورد با این حجم وسیع اطلاعات پیش می‌آید، سردرگمی در استفاده از آنها است.

Continue Reading

ملزومات پیاده‌سازی کلاک در FPGA

مدارات دیجیتال به طور کلی به سه دسته تقسیم می‌شوند: ترکیبی، ترتیبی سنکرون، و ترتیبی آسنکرون.

فکر می‌کنید کدامیک از این نوع مدارات را می‌توان در FPGA پیاده‌سازی کرد؟

بله، هر سه نوع.

اما در عمل کدام نوع مدار را در FPGA پیاده‌سازی می‌کنیم؟

فقط مدارات ترتیبی سنکرون!

چرا؟

چون مداری که به صورت کاملا سنکرون پیاده‌سازی شود…

ادامه مطلب …

کدنویسی آسان به کمک قابلیت Generic

آیا این جملات برای شما هم آشنا هستند؟

این کد‍ را دو ماه پیش نوشتم. بعضی از مقادیر و پارامترها تغییر کرده‌اند و حالا باید آنها را در کد اعمال کنم. اما تغییر کد فوق‌العاده مشکل است. نمی‌دانم دقیقا باید کجای کد را تصحیح کنم! در واقع همه چیز را فراموش کردم.

یا

کدی را که همکار سابق من در یک سال پیش نوشته است برای انجام چند تغییر به من داده‌اند. اما هر چه آن را بررسی می‌کنم، چیزی از آن سر در نمی‌آورم!

بررسی و انجام تغییرات در کدی که چند ماه یا حتی چند سال پیش نوشته است، امری معمول در فرآیند انجام پروژه‌های حرفه‌ای است. این کار می‌تواند فوق‌العاده مشکل و دردسرساز باشد اگر هنگام نوشتن کد، به روزی که مجبور به ایجاد تغییرات در آن هستید فکر نکرده باشید.

ادامه مطلب …

رمز و راز ساختارهای شرطی در زبان VHDL

فکر می‌کنید اگر یک کد بزرگ به زبان VHDL یا Verilog را بررسی کنید، چه ساختاری بیش از بقیه در آن به کار رفته است؟

احتمالا درست حدس زدید…

ساختارهای شرطی.

بنابراین به نظر منطقی است که توجه ویژه‌ای به این ساختار و تکنیک‌های استفاده صحیح از آن داشته باشیم، چون عمده کد شما از آن تشکیل شده است.

در این مقاله، ساختارهای شرطی در زبان VHDL را به صورت کاملا مفهومی بررسی می‌کنم و نکات فوق‌العاده کاربردی و اثرگذار در استفاده بهینه از این ساختارها را به شما معرفی می‌کنم.

ادامه مطلب …

پیاده‌سازی کاملا سنکرون در FPGA

چیزی که در این برنامه ویدئویی خواهید دید، نسبت به آنچه تا به حال در اکثر کتاب‌ها و منابع اینترنتی دیده‌اید کاملا متفاوت است…

پیاده‌سازی کاملا سنکرون!

این نوع پیاده‌سازی، توصیه مستقیم شرکت Xilinx برای بهبود نتیجه پیاده‌سازی در FPGA است.

اما پیاده‌سازی کاملا سنکرون یعنی چه؟

چطور می‌توان به کمک زبان VHDL یک پیاده‌سازی کاملا سنکرون در FPGA انجام داد؟

ادامه مطلب …

چطور یک مولد موج سینوسی در FPGA پیاده‌سازی کنیم؟

آیا تا به حال به تولید یک موج سینوسی دیجیتال درون FPGA نیاز داشته‌اید؟

واقعیت این است که در بسیاری از کابردها، از جمله پیاده‌سازی الگوریتم‌های پردازش سیگنال، شما نیاز به پیاده‌سازی مولد موج سینوسی در FPGA دارید.

برای انجام این کار، روش‌های متنوعی وجود دارد؛ روش‌های غیر اصولی و ناکارآمد و روش‌های بهینه و حرفه‌ای!

در این برنامه ویدئویی، شما را با روش‌های مختلف پیاده‌سازی مولد موج سینوسی در FPGA آشنا می‌کنم و سپس مراحل پیاده‌سازی یکی از این روش‌ها را به طور کامل به شما نشان می‌دهم.
ادامه مطلب …

پیاده‌سازی الگوریتم‌های پردازش سیگنال با System Generator

شما یک مدل پردازش سیگنال را در محیط نرم‌افزار MATLAB ایجاد می‌کنید…

سپس آن را شبیه‌سازی و عملکرد آن را بررسی می‌کنید…

عملکرد مدل مطابق با انتظار شما بود؟

حالا فقط با فشردن چند دکمه، آن را تبدیل به یک ماجول قابل پیاده‌سازی در FPGA می‌کنید!

بدون کدنویسی!

به نظر جالب می‌آید…

اما این تمام ماجرا نیست…

ادامه مطلب …

پیاده‌سازی عملیات تقسیم در FPGA

آیا می‌دانید برخلاف عمل جمع و ضرب، عملگری که بتواند تقسیم در FPGA را پیاده‌سازی کند وجود ندارد؟!

در عین حال، عمل تقسیم یکی از ملزومات مهم پیاده‌سازی الگوریتم‌های پردازش سیگنال است!

ادامه مطلب …

تبدیل mfile متلب به کد VHDL

آیا تا به حال از شما خواسته شده است که یک الگوریتم پردازشی توصیف شده با زبان C یا m. فایل متلب را در FPGA پیاده‌سازی کنید؟

اگر پاسخ شما به این سوال مثبت است، تماشای این برنامه ویدئویی را که در مورد تبدیل mfile متلب به کد VHDL است از دست ندهید.

در این برنامه، به شما نشان خواهم داد برای پیاده‌سازی و نوشتن کد VHDL یک الگوریتم پردازشی از روی یک برنامه به زبان C یا m. فایل متلب، چه نکاتی را باید در نظر بگیرید.

ادامه مطلب …