<?xml version="1.0" encoding="UTF-8"?>        <rss version="2.0"
             xmlns:atom="http://www.w3.org/2005/Atom"
             xmlns:dc="http://purl.org/dc/elements/1.1/"
             xmlns:sy="http://purl.org/rss/1.0/modules/syndication/"
             xmlns:admin="http://webns.net/mvcb/"
             xmlns:rdf="http://www.w3.org/1999/02/22-rdf-syntax-ns#"
             xmlns:content="http://purl.org/rss/1.0/modules/content/">
        <channel>
            <title>
									زبان توصیف سخت‌افزاری Verilog - انجمن گفتگوی فراد اندیش				            </title>
            <link>https://faradandish.com/community/verilog/</link>
            <description>پرسش و پاسخ در زمینه طراحی دیجیتال با FPGA</description>
            <language>fa-IR</language>
            <lastBuildDate>Sun, 03 May 2026 15:25:40 +0000</lastBuildDate>
            <generator>wpForo</generator>
            <ttl>60</ttl>
							                    <item>
                        <title>زمان بندی سیگنال ها</title>
                        <link>https://faradandish.com/community/verilog/%d8%b2%d9%85%d8%a7%d9%86-%d8%a8%d9%86%d8%af%db%8c-%d8%b3%db%8c%da%af%d9%86%d8%a7%d9%84-%d9%87%d8%a7/</link>
                        <pubDate>Thu, 30 Dec 2021 18:06:59 +0000</pubDate>
                        <description><![CDATA[سلام دوستان من یک سوال دارم یک پروژه با زمانبندی در حد پیکو ثانیه انجام میدم و برای همین در ویوادو ازarea constraintویا pblockاستفاده کردم ولی وقتی از یک ماژول یکسان دو بارinstantiateکردم و ...]]></description>
                        <content:encoded><![CDATA[<p>سلام دوستان من یک سوال دارم یک پروژه با زمانبندی در حد پیکو ثانیه انجام میدم و برای همین در ویوادو ازarea constraintویا pblockاستفاده کردم ولی وقتی از یک ماژول یکسان دو بارinstantiateکردم و دو قسمت برد گذاشتم ترتیب netهایpblockمتفاوت است مثلاً یک جا به ترتیب mwire1,2,6,9است و در pblockدیگر این ترتیب تغییر کرده کسی نمیدونه میشه ترتیب نت هایpblockرا تغییر داد</p>
<div id="wpfa-3033326" class="wpforo-attached-file"><a class="wpforo-default-attachment" href="//faradandish.com/wp-content/uploads/wpforo/default_attachments/1640887619-IMG__.jpg" target="_blank" title="IMG_۲۰۲۱۱۲۲۹_۱۵۱۲۴۶.jpg"><i class="fas fa-paperclip"></i>&nbsp;IMG_۲۰۲۱۱۲۲۹_۱۵۱۲۴۶.jpg</a></div>]]></content:encoded>
						                            <category domain="https://faradandish.com/community/verilog/">زبان توصیف سخت‌افزاری Verilog</category>                        <dc:creator>mhmd25499@gmail.com</dc:creator>
                        <guid isPermaLink="true">https://faradandish.com/community/verilog/%d8%b2%d9%85%d8%a7%d9%86-%d8%a8%d9%86%d8%af%db%8c-%d8%b3%db%8c%da%af%d9%86%d8%a7%d9%84-%d9%87%d8%a7/</guid>
                    </item>
				                    <item>
                        <title>FPGA</title>
                        <link>https://faradandish.com/community/verilog/fpga/</link>
                        <pubDate>Sun, 14 Mar 2021 19:28:11 +0000</pubDate>
                        <description><![CDATA[?How can I implement OFDM-MIMO and modulations on FPGA....?
?Where can I find VHDL or Verilog code to help me....?
thanks..
 
سلام...وقت بخیر
چگونه میتوانم OFDM-MIMO و انواع مدولاسیون ه...]]></description>
                        <content:encoded><![CDATA[<div class="TransMean" style="text-align: left">?How can I implement OFDM-MIMO and modulations on FPGA....?</div>
<div class="TransMean" style="text-align: left">?Where can I find VHDL or Verilog code to help me....?</div>
<div class="TransMore" style="text-align: left">thanks..</div>
<div> </div>
<div>سلام...وقت بخیر</div>
<div>چگونه میتوانم OFDM-MIMO و انواع مدولاسیون ها را روی FPGA پیاده سازی کنم؟  از کجا میتونم کد vhdl یا وریلاگ پیدا کنم که کمکم کنه؟</div>
<div> </div>
<div>ممنون میشم راهنماییم کنید</div>]]></content:encoded>
						                            <category domain="https://faradandish.com/community/verilog/">زبان توصیف سخت‌افزاری Verilog</category>                        <dc:creator>matineh</dc:creator>
                        <guid isPermaLink="true">https://faradandish.com/community/verilog/fpga/</guid>
                    </item>
				                    <item>
                        <title>محاسبه توان</title>
                        <link>https://faradandish.com/community/verilog/%d9%85%d8%ad%d8%a7%d8%b3%d8%a8%d9%87-%d8%aa%d9%88%d8%a7%d9%86/</link>
                        <pubDate>Sun, 03 Mar 2019 11:28:48 +0000</pubDate>
                        <description><![CDATA[سلام وقت بخیر
من میخاستم یک توان رو در وریلاگ پیاده سازی کنم که پایه همیشه دو هس ولی توان متغیرومیخاستم بدونم میشه با ضرب کننده وشمارنده اینکارو انجام داد؟!مشکلی به لحاظ بهینه سازی پیش نمیاد...]]></description>
                        <content:encoded><![CDATA[سلام وقت بخیر
من میخاستم یک توان رو در وریلاگ پیاده سازی کنم که پایه همیشه دو هس ولی توان متغیرومیخاستم بدونم میشه با ضرب کننده وشمارنده اینکارو انجام داد؟!مشکلی به لحاظ بهینه سازی پیش نمیاد؟]]></content:encoded>
						                            <category domain="https://faradandish.com/community/verilog/">زبان توصیف سخت‌افزاری Verilog</category>                        <dc:creator>shiva salehi</dc:creator>
                        <guid isPermaLink="true">https://faradandish.com/community/verilog/%d9%85%d8%ad%d8%a7%d8%b3%d8%a8%d9%87-%d8%aa%d9%88%d8%a7%d9%86/</guid>
                    </item>
				                    <item>
                        <title>محاسبات علامتدار در وریلاگ</title>
                        <link>https://faradandish.com/community/verilog/%d9%85%d8%ad%d8%a7%d8%b3%d8%a8%d8%a7%d8%aa-%d8%b9%d9%84%d8%a7%d9%85%d8%aa%d8%af%d8%a7%d8%b1-%d8%af%d8%b1-%d9%88%d8%b1%db%8c%d9%84%d8%a7%da%af/</link>
                        <pubDate>Thu, 17 Jan 2019 20:16:02 +0000</pubDate>
                        <description><![CDATA[سلام وقت بخیر 

با توجه به اینکه برای پیاده سازی  محاسبات علامت دار از نوع های signed و  unsigned در زبان VHDL استفاده می شود، برای پیاده سازی این محسبات علامت دار در وریلاگ چه روشی وجود دار...]]></description>
                        <content:encoded><![CDATA[سلام وقت بخیر 

با توجه به اینکه برای پیاده سازی  محاسبات علامت دار از نوع های signed و  unsigned در زبان VHDL استفاده می شود، برای پیاده سازی این محسبات علامت دار در وریلاگ چه روشی وجود دارد؟ از چه ساختاری استفاده شود؟

ممنون]]></content:encoded>
						                            <category domain="https://faradandish.com/community/verilog/">زبان توصیف سخت‌افزاری Verilog</category>                        <dc:creator>رضا عیوض پور</dc:creator>
                        <guid isPermaLink="true">https://faradandish.com/community/verilog/%d9%85%d8%ad%d8%a7%d8%b3%d8%a8%d8%a7%d8%aa-%d8%b9%d9%84%d8%a7%d9%85%d8%aa%d8%af%d8%a7%d8%b1-%d8%af%d8%b1-%d9%88%d8%b1%db%8c%d9%84%d8%a7%da%af/</guid>
                    </item>
				                    <item>
                        <title>عدم درک متنی در مورد Verilog</title>
                        <link>https://faradandish.com/community/verilog/fpga-instruction/</link>
                        <pubDate>Wed, 28 Mar 2018 19:45:40 +0000</pubDate>
                        <description><![CDATA[با سلام بنده یک متنیو مطالعه میکردم و تو فهمش دچار مشکل شدم.منطورش از این که زمانی یک بیت ۴ حالته به ۲ حالته تبدیل می شود بیت های ناشناخته یا امپدانس بالا باید به صفر تبدیل شوند چیه؟؟ 
Veril...]]></description>
                        <content:encoded><![CDATA[با سلام بنده یک متنیو مطالعه میکردم و تو فهمش دچار مشکل شدم.منطورش از این که زمانی یک بیت ۴ حالته به ۲ حالته تبدیل می شود بیت های ناشناخته یا امپدانس بالا باید به صفر تبدیل شوند چیه؟؟ 
Verilog has reg and wire data-types to describe hardware behavior. Since verification of hardware can become more complex and demanding, datatypes in Verilog are not sufficient to develop efficient testbenches and testcases. Hence System Verilog has extended Verilog by adding more C like data-types for better encapsulation and compactness.

Types that can have unknown and high-impedance value are called 4-state types. In a typical verification testbench, there are many cases where we don't really need all the four values (0, 1, x, z) like for example when modeling a network packet with a header that specifies the length of the packet. System Verilog adds many new 2-state data types that can only store and have a value of either 0 or 1. This will aid in faster simulation, take less memory and are preferred in some design styles. When a 4-state value is converted to a 2-state value, any unknown or high-impedance bits shall be converted to zeros]]></content:encoded>
						                            <category domain="https://faradandish.com/community/verilog/">زبان توصیف سخت‌افزاری Verilog</category>                        <dc:creator>sinasdi</dc:creator>
                        <guid isPermaLink="true">https://faradandish.com/community/verilog/fpga-instruction/</guid>
                    </item>
				                    <item>
                        <title>fixed point in verilog</title>
                        <link>https://faradandish.com/community/verilog/fixed-point-in-verilog/</link>
                        <pubDate>Mon, 29 Jan 2018 18:20:16 +0000</pubDate>
                        <description><![CDATA[سلام. برای پیاده سازی تعریف یک ورودی ۱۶ بیت که ۶ بیت اعشار و ۱۰ بیت صحیحی است در وریلاگ میشه راهنمایی کنید]]></description>
                        <content:encoded><![CDATA[سلام. برای پیاده سازی تعریف یک ورودی ۱۶ بیت که ۶ بیت اعشار و ۱۰ بیت صحیحی است در وریلاگ میشه راهنمایی کنید]]></content:encoded>
						                            <category domain="https://faradandish.com/community/verilog/">زبان توصیف سخت‌افزاری Verilog</category>                        <dc:creator>n.s</dc:creator>
                        <guid isPermaLink="true">https://faradandish.com/community/verilog/fixed-point-in-verilog/</guid>
                    </item>
				                    <item>
                        <title>ipcore در verilog</title>
                        <link>https://faradandish.com/community/verilog/ipcore-%d8%af%d8%b1-verilog/</link>
                        <pubDate>Tue, 19 Sep 2017 19:09:24 +0000</pubDate>
                        <description><![CDATA[سلام اگه میشه نحوه instantiation وportmap کردن ip core ها در verilog را توضیح دهید و اینکه مگه سرعت کلاک سرعت مدار رو تعیین نمیکنه حالا برای داشتن حداکثر سرعت کلاکی ورودی را چگونه تعریف کنیم]]></description>
                        <content:encoded><![CDATA[سلام اگه میشه نحوه instantiation وportmap کردن ip core ها در verilog را توضیح دهید و اینکه مگه سرعت کلاک سرعت مدار رو تعیین نمیکنه حالا برای داشتن حداکثر سرعت کلاکی ورودی را چگونه تعریف کنیم]]></content:encoded>
						                            <category domain="https://faradandish.com/community/verilog/">زبان توصیف سخت‌افزاری Verilog</category>                        <dc:creator>alireza210</dc:creator>
                        <guid isPermaLink="true">https://faradandish.com/community/verilog/ipcore-%d8%af%d8%b1-verilog/</guid>
                    </item>
							        </channel>
        </rss>
		
<!--
Performance optimized by W3 Total Cache. Learn more: https://www.boldgrid.com/w3-total-cache/?utm_source=w3tc&utm_medium=footer_comment&utm_campaign=free_plugin

ذخیره سازی صفحه با استفاده از Disk: Enhanced (Requested URI contains query) 

Served from: faradandish.com @ 1405-02-13 18:55:40 by W3 Total Cache
-->