با سلام
در پروژه ای نیاز است فرکانس کلاک ورودی که ۱۰۰MHzاست را به ۳۴۰ MHzافزایش دهیم.ایا باتوجه به اینکه فرکانس تا حدودی بالاست. افزایش فرکانس داخل fpga ملاحضات خاصی نیاز دارد ؟ایادرعملکرد fpgaدر محیط های که نویز بیشتر بوده.تاثیری میگذارد.
باتشکر
سلام،
اگر کدی که شما برای این پروژه نوشتهاید امکان کار با این کلاک را دارد، مشکلی دیگری وجود ندارد.
موفق باشید.
سلام.
من یک کد نوشتم.در ورودی طرحم از بلوک DCM استفاده کردم و خروجی اون رو به عنوان کلاک ورودی کدم استفاده کردم.داخل شرط لبه بالارونده کلاک یک کانتر نوشتم.الان مشکلم اینه که خروجی DCM چند کلاک طول میکشه تا valid بشه و تا قبل از اون کانترم در حال شمارش هست.اما طبیعتا مقادیرش معتبر نیست.من میخوام همه کدم بعد از معتبر شدن کلاک اجرا بشه.راه حل اصولی این موضوع چیه؟آیا باید همه کدم رو درون یک شرط بیارم که شرطش با clock_valid کار کنه؟این باعث افت سرعت مدارم نمیشه؟
باعرض سلام و خدا قوت خدمت مهندس ثقفی من در نرم افزار ise با اسپارتان ۶ وقتی از بلوک dcm استفاده میکنم یعنی حتی یک ماژول مجزا هم برای اون قرار میدم ، توی map شدن با ارور مواجه میشم هر کار هم کردم نتونستم اون ارور رو برطرف کنم .قبلاً هم از این آیدی کور استفاده کردم و مشکلی نداشتم اما الان مشکل دارم . به نظرتون چکار باید کنم